a&s专业的自动化&安全生态服务平台
公众号
安全自动化

安全自动化

安防知识网

安防知识网

手机站
手机站

手机站

大安防供需平台
大安防供需平台

大安防供需平台

资讯频道横幅A1
首页 > 资讯 > 正文

记忆体自我测试电路方案 解决传统IC设计挑战

基于成本与以及效能考量的内建自我测试技术显得尤为重要,自我测试电路(Built-In Self-Test),可以提高测试的错误涵盖率,缩短设计周期,并加快产品的上市速度。
资讯频道文章B
  目前IC设计面临着产品品质、可靠性、更短上市时间与低成本的巨大挑战,而且其对于记忆体需求的比重愈来愈大,因此,基于成本与以及效能考量的内建自我测试技术显得尤为重要,自我测试电路(Built-In Self-Test),可以提高测试的错误涵盖率,缩短设计週期,并加快产品的上市速度。

  厚翼科技特别开发「整合性记忆体自我测试电路产生环境-Brains」,以解决传统记忆体测试方法无法针对一些缺陷类型而弹性选择记忆体测试的演算法之不足。

  Brains是从整体的晶片设计切入,利用硬体架构共享的观念,可大幅减少测试电路的门数,并且让使用者能轻易产生最佳化的BIST电路。Brains可以自动的判读记忆体并将其分群,从产品设计前端大幅提升测试良率、降低测试成本,提高产业竞争力。

  Brains的5级到7级的弹性化管线式架构,可以满足快速记忆体测试的需求,目前最高测试的速度已经可以达到1.2GHz,整体BIST电路的门数平均只需200个门数。

  另外为了简化嵌入记忆体测试电路的复杂度,Brains只需简单步骤即可完成记忆体测试电路的设计与嵌入并可大幅缩减DPPM与降低晶片测试成本进而降低整体晶片成本,增加产品的可靠度以及增加产品的竞争力。

  厚翼科技基于多项记忆体测试相关专利,致力于创新的各类的记忆体测试技术的研发,以便对全球快速成长的系统晶片架构提供更可靠的记忆体测试服务。现今各种电子产品功能日趋复杂,系统晶片设计需要更多的记忆体,系统晶片设计厂商正面临着产品对成本与节能等各方面的需求。

  厚翼科技的核心技术在于特有的可程式化暨管线式架构记忆体测试技术,可程式化暨管线式架构记忆体测试技术能提供给使用者能够建构出特有的最佳化记忆体测试方式,并且透过各项专利加以保护和使用者紧密合作与提供技术支援,以便协助使用者完成高品质设计,增加产品竞争力。

  

参与评论
回复:
0/300
文明上网理性发言,评论区仅供其表达个人看法,并不表明a&s观点。
0
关于我们

a&s是国际知名展览公司——德国法兰克福展览集团旗下专业的自动化&安全生态服务平台,为智慧安防、智慧生活、智能交通、智能建筑、IT通讯&网络等从业者提供市场分析、技术资讯、方案评估、行业预测等,为读者搭建专业的行业交流平台。

免责声明:本站所使用的字体和图片文字等素材部分来源于互联网共享平台。如使用任何字体和图片文字有冒犯其版权所有方的,皆为无意。如您是字体厂商、图片文字厂商等版权方,且不允许本站使用您的字体和图片文字等素材,请联系我们,本站核实后将立即删除!任何版权方从未通知联系本站管理者停止使用,并索要赔偿或上诉法院的,均视为新型网络碰瓷及敲诈勒索,将不予任何的法律和经济赔偿!敬请谅解!
© 2020 Messe Frankfurt (Shenzhen) Co., Ltd, All rights reserved.
法兰克福展览(深圳)有限公司版权所有 粤ICP备12072668号 粤公网安备 44030402000264号
用户
反馈